Zynq UltraScale+ MPSoC

Описание
Технические характеристики
Документация

Гетерогенные многоядерные системы на кристаллах серии Zynq® UltraScale+™ сочетают масштабируемость 64-разрядного процессора, одновременно с управлением в реальном времени, а так же программными и аппаратными средствами для работы с графикой, видео, внешними сигналами и пакетными процессами. Система построена на совместном использовании процессоров реального времени, процессоров приложений и программируемой логики в 3 различных вариантах исполения: двухядерные модели (серия CG), четырехъядерный процессор приложений и контроллер GPU (серия EG), и, дополнительно, контроллер видеокодека (в серии EV). На этих платформах возможна разработка приложений, в таких областях, как беспроводные сети 5G, Системы помощи водителю и промышленный интернет вещей.

Структурная схема Описание Применение
Zynq UltraScale+ семейства CG
Устройства CG содержат в себе 64-битные двухъядерные процессоры Cortex™-A53 и двухъядерные 32-битные процессоры реального времени Cortex™-R5. Эти устройства, объединенные с программируемой логикой Finnet + 16nm, оптимизированы для технического управления мониторами с сенсорным управлением, взаимодействия с датчиками и работы с приложениями IoT, обеспечивая исключительную производительность.
Управление движущимися механизмами

Твердотельные накопители
Zynq UltraScale+ семейства EG
EG имеют четырехъядерный процессор ARM® Cortex-A53 с частотой до 1,5 ГГц. В сочетании с двухъядерным процессором реального времени Cortex-R5, графическим процессором Mali-400 MP2 и 16nm FinFET+ программируемой логикой, устройства EG архитектуру, ориентированную на применение в беспроводных сетях 5G, облачных вычислениях, а также аэрокосмических и оборонных приложениях.
Базовые станции уровня 1

SDR-радио

Блок 8x8 100 MHz TD-LTE.
Zynq UltraScale+ семейства EV
Устройства EV отличаются от EG с наличием интегрированного видеокодека H.264/H.265, способного одновременно кодировать и декодировать видеопоток с разрешением до 4Kx2K (60 кадров в секунду). Разработанные с учетом требований к обработке видео высокой четкости, устройства EV идеально подходят для мультимедиа, систем помощи водителю, систем наблюдения и других визуальных приложений.
Системы помощи водителю, основанные на видеокамерах

Широковещательные видеокамеры

Номенклатура Zynq UltraScale+ MPSoC:

  • XCZU7EV-1FBVB900I4524
  • XCZU3EG-1SFVC784I4524
  • XCZU3CG-1SBVA484E4524
  • XCZU2CG-1SFVC784I4524
  • XCZU15EG-2FFVB1156I4524

Специальные чипы для России Zynq® UltraScale+™:

  • Отключен аппаратный крипто-блок
  • Постфикс 4524 в маркировке чипов

На данный момент к поставке в Россию разрешены только платы ZCU102 и ZCU106 с аппаратно деактивированным криптомодулем и специальной маркировкой –ED


Zynq® UltraScale+™ MPSoCs: CG Devices
  Device Name(1) ZU2CG ZU3CG ZU4CG ZU5CG ZU6CG ZU7CG ZU9CG

Processing System (PS)

Application Processor Unit Processor Core Dual-core ARM® Cortex™-A53 MPCore™ up to 1.3GHz
Memory w/ECC L1 Cache 32KB I / D per core, L2 Cache 1MB, on-chip Memory 256KB
Real-Time Processor Unit Processor Core Dual-core ARM Cortex-R5 MPCore up to 533MHz
Memory w/ECC L1 Cache 32KB I / D per core, Tightly Coupled Memory 128KB per core
External Memory Dynamic Memory Interface x32/x64: DDR4, LPDDR4, DDR3, DDR3L, LPDDR3 with ECC
Static Memory Interfaces NAND, 2x Quad-SPI
Connectivity High-Speed Connectivity PCIe® Gen2 x4, 2x USB3.0, SATA 3.1, DisplayPort, 4x Tri-mode Gigabit Ethernet
General Connectivity 2xUSB 2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B, 2x I2C, 2x SPI, 4x 32b GPIO
Integrated Block Functionality Power Management Full / Low / PL / Battery Power Domains
Security RSA, AES, and SHA
AMS - System Monitor 10-bit, 1MSPS – Temperature and Voltage Monitor
PS to PL Interface 12 x 32/64/128b AXI Ports

Programmable Logic (PL)

Programmable Functionality System Logic Cells (K) 103 154 192 256 469 504 600
CLB Flip-Flops (K) 94 141 176 234 429 461 548
CLB LUTs (K) 47 71 88 117 215 230 274
Memory Max. Distributed RAM (Mb) 1.2 1.8 2.6 3.5 6.9 6.2 8.8
Total Block RAM (Mb) 5.3 7.6 4.5 5.1 25.1 11.0 32.1
UltraRAM (Mb) - - 13.5 18.0 - 27.0 -
Clocking Clock Management Tiles (CMTs) 3 3 4 4 4 8 4
Integrated IP DSP Slices 240 360 728 1,248 1,973 1,728 2,520
PCI Express® Gen 3x16 / Gen4x8 - - 2 2 - 2 -
150G Interlaken - - - - - - -
100G Ethernet MAC/PCS w/RS-FEC - - - - - - -
AMS - System Monitor 1 1 1 1 1 1 1
Transceivers GTH 16.3Gb/s Transceivers - - 16 16 24 24 24
GTY 32.75Gb/s Transceivers - - - - - - -
Speed Grades Extended(2) -1 -2 -2L
Industrial -1 -1L -2

Notes:

1. For full part number details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

2.-2LE (Tj = 0°C to 110°C). For more details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

 

Zynq® UltraScale+™ MPSoCs: EG Devices
  Device Name(1) ZU2EG ZU3EG ZU4EG ZU5EG ZU6EG ZU7EG ZU9EG ZU11EG ZU15EG ZU17EG ZU19EG

Processing System (PS)

Application Processor Unit Processor Core Quad-core ARM® Cortex™-A53 MPCore™ up to 1.5GHz
Memory w/ECC L1 Cache 32KB I / D per core, L2 Cache 1MB, on-chip Memory 256 KB
Real-Time Processor Unit Processor Core Dual-core ARM® Cortex™-R5 MPCore™ up to 600MHz
Memory w/ECC L1 Cache 32KB I / D per core, Tightly Coupled Memory 128KB per core
Graphic & Video Acceleration Graphics Processing Unit Mali™-400 MP2 up to 667MHz
Memory L2 Cache 64KB
External Memory Dynamic Memory Interface x32/x64: DDR4, LPDDR4, DDR3, DDR3L, LPDDR3 with ECC
Static Memory Interfaces NAND, 2x Quad-SPI
Connectivity High-Speed Connectivity PCIe® Gen2 x4, 2x USB3.0, SATA 3.1, DisplayPort, 4x Tri-mode Gigabit Ethernet
General Connectivity 2xUSB 2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B, 2x I2C, 2x SPI, 4x 32b GPIO
Integrated Block Functionality Power Management Full / Low / PL / Battery Power Domains
Security RSA, AES, and SHA
AMS - System Monitor 10-bit, 1MSPS – Temperature and Voltage Monitor
PS to PL Interface 12 x 32/64/128b AXI Ports

Programmable Logic (PL)

Programmable Functionality System Logic Cells (K) 103 154 192 256 469 504 600 653 747 926 1,143
CLB Flip-Flops (K) 94 141 176 234 429 461 548 597 682 847 1,045
CLB LUTs (K) 47 71 88 117 215 230 274 299 341 423 523
Memory Max. Distributed RAM (Mb) 1.2 1.8 2.6 3.5 6.9 6.2 8.8 9.1 11.3 8.0 9.8
Total Block RAM (Mb) 5.3 7.6 4.5 5.1 25.1 11.0 32.1 21.1 26.2 28.0 34.6
UltraRAM (Mb) - - 13.5 18.0 - 27.0 - 22.5 31.5 28.7 36.0
Clocking Clock Management Tiles (CMTs) 3 3 4 4 4 8 4 8 4 11 11
Integrated IP DSP Slices 240 360 728 1,248 1,973 1,728 2,520 2,928 3,528 1,590 1,968
PCI Express® Gen 3x16 / Gen4x8 - - 2 2 - 2 - 4 - 4 5
150G Interlaken - - - - - - - 1 - 2 4
100G Ethernet MAC/PCS w/RS-FEC - - - - - - - 2 - 2 4
AMS - System Monitor 1 1 1 1 1 1 1 1 1 1 1
Transceivers GTH 16.3Gb/s Transceivers - - 16 16 24 24 24 32 24 44 44
GTY 32.75Gb/s Transceivers - - - - - - - 16 - 28 28
Speed Grades Extended(2) -1 -2 -2L -1 -2 -2L -3 -1 -2 -2L -3
Industrial -1 -1L -2

Notes:

1. For full part number details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

2.-2LE (Tj = 0°C to 110°C). For more details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

 

Zynq® UltraScale+™ MPSoCs: EV Devices
  Device Name(1) ZU4EV ZU5EV ZU7EV

Processing System (PS)

Application Processor Unit Processor Core Quad-core ARM® Cortex™-A53 MPCore™ up to 1.5GHz
Memory w/ECC L1 Cache 32KB I / D per core, L2 Cache 1MB, on-chip Memory 256 KB
Real-Time Processor Unit Processor Core Dual-core ARM® Cortex™-R5 MPCore™ up to 600MHz
Memory w/ECC L1 Cache 32KB I / D per core, Tightly Coupled Memory 128KB per core
Graphic & Video Acceleration Graphics Processing Unit Mali™-400 MP2 up to 667MHz
Memory L2 Cache 64KB
External Memory Dynamic Memory Interface x32/x64: DDR4, LPDDR4, DDR3, DDR3L, LPDDR3 with ECC
Static Memory Interfaces NAND, 2x Quad-SPI
Connectivity High-Speed Connectivity PCIe® Gen2 x4, 2x USB3.0, SATA 3.1, DisplayPort, 4x Tri-mode Gigabit Ethernet
General Connectivity 2xUSB 2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B, 2x I2C, 2x SPI, 4x 32b GPIO
Integrated Block Functionality Power Management Full / Low / PL / Battery Power Domains
Security RSA, AES, and SHA
AMS - System Monitor 10-bit, 1MSPS – Temperature and Voltage Monitor
PS to PL Interface 12 x 32/64/128b AXI Ports

Programmable Logic (PL)

Programmable Functionality System Logic Cells (K) 192 256 504
CLB Flip-Flops (K) 176 234 461
CLB LUTs (K) 88 117 230
Memory Max. Distributed RAM (Mb) 2.6 3.5 6.2
Total Block RAM (Mb) 4.5 5.1 11.0
UltraRAM (Mb) 13.5 18.0 27.0
Clocking Clock Management Tiles (CMTs) 4 4 8
Integrated IP DSP Slices 728 1,248 1,728
Video Codec Unit (VCU) 1 1 1
PCI Express® Gen 3x16 / Gen4x8 2 2 2
150G Interlaken - - -
100G Ethernet MAC/PCS w/RS-FEC - - -
AMS - System Monitor 1 1 1
Transceivers GTH 16.3Gb/s Transceivers 16 16 24
GTY 32.75Gb/s Transceivers - - -
Speed Grades Extended(2) -1 -2 -2L -3
Industrial -1 -1L -2

Notes:

1. For full part number details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

2.-2LE (Tj = 0°C to 110°C). For more details, see the Ordering Information section in DS891, Zynq UltraScale+ MPSoC Overview.

Новости
28.07.2016, 10:30
Vivado Design Suite и SDSoC с поддержкой UltraScale+
Среды разработки Vivado Design Suite 2016.2 и SDSoC 2016.2 с поддержкой недавно разработанных мультипроцессорных ПЛИС Xilinx семейства Zynq Ultrascale+ доступны для скачив